Nel dibattito pubblico sui semiconduttori, il potere tende a essere attribuito a foundry, fabless e produttori di macchinari. In realtà, uno dei colli di bottiglia più rilevanti della filiera è a monte: il software EDA (Electronic Design Automation), cioè l’infrastruttura che rende progettabilI chip sempre più complessi.
Senza questi strumenti, il vantaggio di processo di TSMC, la scala di Nvidia o la capacità sistemica di Apple e Qualcomm diventano molto meno traducibili in prodotto.
I dati di mercato mostrano un settore relativamente piccolo in valore assoluto ma cruciale in termini di controllo. Nel 2024 l’Electronic System Design industry ha generato circa 19,25 miliardi di dollari di ricavi, secondo i dati ESD Alliance/SEMI. Nel 2025 il settore ha continuato a crescere, con:
- 5,10 miliardi di dollari nel Q1
- 5,09 miliardi nel Q2
- 5,57 miliardi nel Q3
L’EDA è quindi un mercato sotto i 25 miliardi di dollari, ma è una delle infrastrutture più strategiche dell’economia dei semiconduttori.
Indice dei contenuti
Un oligopolio altamente concentrato
La struttura competitiva del settore è fortemente concentrata.
Secondo TrendForce, nel 2024 le quote globali erano:
- Synopsys: 31%
- Cadence: 30%
- Siemens EDA: 13%
Formalmente non si tratta di un duopolio puro ma di un oligopolio a tre.
Tuttavia, Synopsys e Cadence insieme controllano circa il 61% del mercato globale e occupano il centro tecnologico ed economico dei flussi digitali avanzati. Siemens EDA resta un attore rilevante ma meno dominante per scala finanziaria e centralità percepita dagli investitori.
Per questo, dal punto di vista della strategic intelligence industriale, parlare di “duopolio invisibile” non è una semplificazione giornalistica, ma una descrizione accurata del baricentro del settore.
Un mercato piccolo con valutazioni gigantesche
Il primo elemento strutturale da comprendere è la disproporzione tra dimensione del mercato e valore finanziario delle aziende leader.
Synopsys
- Ricavi FY2025: 7,054 miliardi di dollari
- Backlog: 11,4 miliardi
- Capitalizzazione (marzo 2026): ~89 miliardi
Cadence
- Ricavi FY2025: 5,297 miliardi
- Backlog: 7,8 miliardi
- Capitalizzazione (marzo 2026): ~95,7 miliardi
Due società che insieme generano circa 12 miliardi di ricavi annuali valgono sul mercato quasi 185 miliardi di dollari.
Il motivo è semplice: gli investitori non stanno prezzando software applicativo, ma un’infrastruttura quasi obbligatoria per l’innovazione hardware globale.
Synopsys: la piattaforma dominante del design automation
Synopsys rappresenta oggi la piattaforma più ampia del settore EDA.
Nel FY2024 la società ha registrato:
- 6,127 miliardi di dollari di ricavi
- 4,221 miliardi nel segmento Design Automation
- 1,906 miliardi nel Design IP
Il business model è particolarmente robusto.
Nel 2024:
- 3,224 miliardi di ricavi provenivano da time-based products
- pari al 53% del fatturato totale
Questo significa licenze pluriennali e contratti ricorrenti altamente prevedibili.
A fine FY2024 il backlog era di 8,1 miliardi di dollari, con circa 41% convertibile in ricavi entro 12 mesi.
La combinazione tra:
- software mission-critical
- contratti pluriennali
- IP embedded nei design dei clienti
rende Synopsys più simile a una utility strategica che a un vendor software tradizionale.
Cadence: un ecosistema centrato sull’EDA
Cadence presenta una struttura diversa ma altrettanto difendibile.
Nel FY2024:
- 4,641 miliardi di ricavi
Nel FY2025:
- 5,297 miliardi di ricavi
A fine 2024:
- Remaining Performance Obligations: 6,8 miliardi
- Backlog 2025: 7,8 miliardi
La composizione del fatturato 2024 era:
- 71% Core EDA
- 13% Design IP
- 16% System Design and Analysis
Quest’ultima area è in crescita rispetto al 12% del 2023.
Cadence resta quindi più concentrata sull’EDA puro, ma sta ampliando rapidamente la propria presenza in:
- simulazione fisica
- multiphysics
- system-level analysis
Dalla vendita di tool alla vendita di piattaforme
Il punto industriale decisivo è che l’EDA non vende più semplicemente tool puntuali.
Sta vendendo stack integrati di progettazione.
La crescente complessità dei chip — accelerata da AI, packaging avanzato e architetture chiplet — richiede una co-ottimizzazione simultanea di molte dimensioni:
- silicio
- packaging
- PCB
- termica
- power integrity
- system simulation
Il valore si sta quindi spostando verso piattaforme sempre più estese.
Synopsys-Ansys: la trasformazione del mercato
Il segnale più forte di questa trasformazione è stata l’acquisizione di Ansys da parte di Synopsys.
- Valore dell’operazione: circa 35 miliardi di dollari
- Closing: 17 luglio 2025
Secondo Synopsys, l’operazione espande il Total Addressable Market a circa 31 miliardi di dollari.
Il deal è stato sottoposto a intense verifiche antitrust.
Approvazioni regolatorie
- Commissione Europea — gennaio 2025
- FTC — maggio 2025
- Cina — luglio 2025
La FTC ha imposto alcune cessioni strutturali, tra cui asset relativi a:
- software ottico
- software fotonico
- RTL power analysis
Questi rimedi indicano come le autorità considerino l’EDA un’infrastruttura critica, non semplice software.
L’espansione finanziaria di Synopsys
Nel FY2025 Synopsys ha registrato:
- 7,054 miliardi di dollari di ricavi
Il contributo di Ansys è stato:
- 756,6 milioni nell’anno
- 667,7 milioni nel Q4
Per il FY2026 la guidance è:
- 9,61 miliardi di dollari di ricavi midpoint
Di questi:
- 2,9 miliardi attesi da Ansys
La previsione incorpora anche circa 110 milioni di ricavi ceduti per soddisfare i rimedi regolatori.
Synopsys sta quindi evolvendo da leader EDA a piattaforma “silicon-to-systems”.
La strategia acquisitiva di Cadence
Cadence sta seguendo una traiettoria simile, con una strategia M&A estremamente disciplinata.
Tra le principali acquisizioni recenti:
- BETA CAE (2024) — circa 1,14 miliardi di dollari
- OpenEye (2022) — 461,3 milioni
- Future Facilities (2022) — 100,1 milioni
- Pulsic (2023) — 56,1 milioni
- Rambus IP business (2023) — 108,6 milioni
- Invecas (2024) — 71,2 milioni
Nel settembre 2025, Cadence ha annunciato l’acquisizione del business Design & Engineering di Hexagon per circa 2,7 miliardi di euro, completata nel febbraio 2026.
L’obiettivo strategico è chiaro:
espandere il controllo lungo tutto il ciclo di progettazione e simulazione dei sistemi elettronici.
Lock-in tecnologico e switching cost
Uno dei tratti meno compresi del mercato EDA è il livello estremo di lock-in tecnologico.
Quando una fabless o un IDM costruisce il proprio flusso progettuale attorno a un vendor, non adotta semplicemente un software.
Costruisce un’intera infrastruttura:
- librerie e PDK
- metodologie di verifica
- flussi automatizzati
- competenze ingegneristiche
- tool qualification
Migrare a un altro vendor significa ricostruire questo ecosistema interno.
Nei nodi avanzati, un errore di flusso può comportare:
- ritardi di mesi
- centinaia di milioni di dollari di costi
Per questo backlog e recurring revenue sono così elevati.
Nel 2025:
- Backlog Synopsys — 11,4 miliardi
- Backlog Cadence — 7,8 miliardi
Questi numeri rappresentano la profondità della dipendenza industriale dei clienti.
L’EDA come leva geopolitica
La dimensione geopolitica del settore è altrettanto evidente.
Nel FY2024:
Synopsys
- ricavi in Cina: 989,5 milioni
- circa 16% del fatturato
Cadence
- ricavi in Cina: 573,1 milioni
- circa 12% del fatturato
Questo spiega perché le restrizioni USA sull’export di EDA verso la Cina, introdotte nel maggio 2025 e successivamente revocate nel luglio 2025, abbiano avuto un impatto immediato sui mercati finanziari.
Diversi analisti hanno definito l’EDA “il vero choke point dei semiconduttori”.
Il motivo è chiaro: controllare il software di progettazione significa controllare la capacità di concepire chip avanzati.
Il limite della leva americana
L’episodio del 2025 ha però mostrato anche il limite della leva geopolitica statunitense.
Le restrizioni hanno evidenziato la vulnerabilità tecnologica cinese, ma hanno anche mostrato la dipendenza dei vendor EDA dal mercato cinese.
Quando le misure sono state allentate nel luglio 2025, i mercati hanno reagito positivamente proprio perché la relazione economica resta strutturale.
Synopsys e Cadence sono strumenti della supremazia tecnologica americana, ma sono anche imprese globali quotate, con responsabilità verso gli azionisti.
Il tentativo cinese di costruire un’alternativa
La Cina sta tentando da anni di sviluppare un’industria EDA domestica.
Tra i principali player:
- Empyrean
- Primarius
- Semitronix
Secondo diverse stime, queste aziende controllano:
- circa il 14% del mercato EDA cinese
- circa il 2% del mercato globale
Il problema non è solo tecnologico.
È strutturale.
Replicare l’EDA occidentale significa costruire:
- un portafoglio completo di tool
- integrazione con le foundry
- ecosistemi IP
- supporto industriale globale
- credibilità su design mission-critical
Un’infrastruttura sviluppata in oltre tre decenni di evoluzione industriale.
Il ruolo di Siemens EDA
Siemens EDA rappresenta il terzo polo del settore con circa 13% di quota globale.
È un attore sistemico, ma non altera completamente la logica del duopolio.
Il motivo è principalmente finanziario e strutturale.
Synopsys e Cadence sono:
- aziende indipendenti
- quotate
- altamente capitalizzate
- estremamente attive in M&A
Siemens EDA è invece una divisione all’interno di un conglomerato industriale molto più ampio.
Di conseguenza, il potere competitivo reale non coincide perfettamente con la quota di mercato nominale.
L’integrazione tra EDA e IP
Un’altra dinamica chiave è la crescente integrazione tra EDA e design IP.
Nel caso di Synopsys:
- 1,906 miliardi di ricavi 2024 provenivano dal Design IP
Questo rappresenta quasi un terzo del fatturato totale.
Più un vendor controlla:
- tool di implementazione
- tool di verifica
- blocchi IP
- emulazione hardware
- prototyping
più diventa difficile per i clienti disaggregare i fornitori.
Il risultato è un ulteriore rafforzamento del pricing power.
L’esplosione della complessità del chip design
Il vero motore di crescita dell’EDA è la complessità crescente dei sistemi elettronici.
Le nuove generazioni di chip richiedono la gestione simultanea di:
- AI accelerators
- chiplet architectures
- packaging 2.5D e 3D
- densità energetica estrema
- memory bandwidth
- co-design hardware-software
Il valore si sposta sempre più verso la chiusura del sistema completo, non solo del chip.
Simulation, physics e AI nel workflow progettuale
Per questo Synopsys e Cadence stanno convergendo verso un nuovo paradigma.
Non più solo EDA, ma:
- simulation physics
- system analysis
- AI-driven design
Synopsys parla di engineering solutions from silicon to systems.
Cadence utilizza il concetto di Intelligent System Design e Physical AI.
L’obiettivo è espandere il controllo dal design del chip al comportamento del sistema fisico.
Marginalità e valutazioni di mercato
Dal punto di vista finanziario, il settore presenta margini eccezionalmente elevati.
Nel FY2025:
Cadence
- margine operativo non-GAAP: 44,6%
Synopsys mantiene anch’essa margini elevati nonostante l’integrazione di Ansys.
Il mercato premia tre fattori fondamentali:
- criticità della missione
- concentrazione dell’offerta
- opzionalità strategica futura
In altre parole, non è solo la qualità del business a sostenere le valutazioni.
È la scarsità di business comparabili.
Il vero potere del chip design
La narrativa pubblica sui semiconduttori tende a concentrarsi su:
- foundry avanzate
- GPU per AI
- nodi di processo
Ma il potere reale dell’ecosistema elettronico globale è distribuito anche in altri punti della filiera.
Uno di questi è il software di progettazione.
Synopsys e Cadence hanno costruito negli ultimi decenni un’infrastruttura invisibile ma indispensabile.
Attraverso:
- software proprietario
- IP integrato
- flussi industriali certificati
- acquisizioni mirate
- forte disciplina finanziaria
hanno consolidato una posizione difficilmente replicabile.
In un settore dove la concorrenza nominale è a tre, il comando effettivo appare a due.
Questo è il duopolio invisibile del chip design: poco visibile al grande pubblico, ma sempre più determinante per l’economia politica della tecnologia globale.
Fonti
Bilanci annuali e documenti SEC di Synopsys (Form 10-K FY2024) e Cadence (Form 10-K FY2024) per dati su ricavi, backlog, segmentazione e acquisizioni; comunicati investor relations 2025–2026 di Synopsys e Cadence per risultati FY2025, guidance e backlog; report industriali SEMI / ESD Alliance per dimensioni e crescita del mercato EDA globale; analisi di mercato TrendForce per quote di mercato dei principali vendor EDA; documentazione antitrust della Commissione Europea e comunicazioni regolatorie relative all’acquisizione Synopsys–Ansys; reporting finanziario e industriale di Reuters e Financial Times su export controls USA e mercato EDA cinese; comunicazioni societarie e filing relativi alle acquisizioni BETA CAE, Hexagon Design & Engineering, OpenEye, Future Facilities, Pulsic, Rambus IP e Invecas.